# 移动操作指令的添加

### 一、指令说明

movn、movz、mfhi、mthi、mflo、mtlo 本次要实现两个特殊寄存器 HI 和 LO。 指令格式如表:

| 0      | 5              | 10 6  | 15 11 | 20 16 | 25 21 | 1 26              |
|--------|----------------|-------|-------|-------|-------|-------------------|
| movn   | MOVN<br>001011 | 00000 | rd    | rt    | rs    | SPECIAL<br>000000 |
| movzł  | MOVZ<br>001010 | 00000 | rd    | rt    | rs    | SPECIAL<br>000000 |
| mfhid  | MFHI<br>010000 | 00000 | rd    | 00000 | 00000 | SPECIAL<br>000000 |
| mflo   | MFLO<br>010010 | 00000 | rd    | 00000 | 00000 | SPECIAL<br>000000 |
| mithia | MTHI<br>010001 | 00000 | 00000 | 00000 | rs    | SPECIAL<br>000000 |
| mtloff | MTLO<br>010011 | 00000 | 00000 | 00000 | rs    | SPECIAL<br>000000 |

图 6-1 移动操作指令的格式

后四条指令需要读取 HILO 寄存器,设计在执行阶段才能读取到。

#### 步骤:

- (1) 在译码阶段依据指令,给出运算类型 alusel o、运算子类型 aluop o 的值;
- (2) 在执行阶段获取 HI 或 LO 寄存器的值,作为要写入或要获取的寄存器的数据,并将 这些信息传递到访存阶段;
- (3) 访存阶段将这些信息在传递到回写阶段;
- (4) 回写阶段依据这些信息修改目的寄存器。

我们在回写阶段增加 HILO 寄存器模块,如图:



图 6-2 添加移动操作指令后的数据流图

### 二、出现新的数据相关

考虑 HILO 寄存器的处理过程,这两条指令会在执行阶段读取 HILO 的值,如果直接使用其里面的值可能是不正确的,如下图:





图 6-3 HI、LO 寄存器带来的数据相关示意图

我们发现,在第六步的执行阶段读取到 HILO 寄存器的值时,第四步才刚刚回写,第五步还没有回写,所以获取到了是第四步回写进 HILO 的值,而正确的应该是获取到第五步中回写进 HILO 的值。这便产生了数据相关,解决办法还是数据前推。



图 6-4 解决 HI、LO 寄存器带来的数据相关问题后的数据流图

因此我们进行系统结构的修改,如图:



图 6-5 为实现移动操作指令而对 OpenMIPS 系统结构所做的修改

主要体现在三个方面:

- (1) 增加了 HILO 模块,用于实现 HILO 寄存器;
- (2) 执行阶段 EX 模块增加 while\_o、hi\_o、lo\_o 接口,表示是否要写入 HILO、要写入 HI 的值和要写入 LO 的值。这三个接口传递出来的信息会通过后面的模块一直传递到回写模块,最终传递到 HILO 模块;
- (3) 执行阶段的 EX 模块增加了与 HILO 寄存器有关的输入接口,包括为解决 HILO 寄存器的数据相关问题而引入的接口。

## 三、HI、LO 寄存器的实现

接口描述如表:

表 6-1 HILO 模块的接口

| 序 号 | 接口名  | 宽度 (bit) | 输入/输出 | 作用             |
|-----|------|----------|-------|----------------|
| 1   | rst  | 1        | 输入    | 复位信号           |
| 2   | clk  | 1        | 输入    | 时钟信号           |
| 3   | we   | 1 ,      | 输入    | HI、LO 寄存器写使能信号 |
| 4   | hi_i | 32       | 输入    | 要写入 HI 寄存器的值   |
| 5   | lo_i | 32       | 输入    | 要写入 LO 寄存器的值   |
| 6   | hi_o | 32       | 输出    | HI 寄存器的值       |
| 7   | lo_o | 32       | 输出    | LO寄存器的值        |

### 源代码 hilo\_reg.v:

```
module hilo_reg(
     input wire clk,
     input wire rst,
     //Input port
     input wire we,
     input wire ['RegBus] hi_i,
     input wire ['RegBus] lo_i,
     //Output port
     output reg ['RegBus] hi_o,
     output reg ['RegBus] lo_o
     );
always @ (posedge clk) begin
     if (rst == `RstEnable) begin
          hi o <= `ZeroWord;
          lo o <= `ZeroWord;
     end else if ((we == `WriteEnable)) begin
          hi_o <= hi_i;
          lo_o <= lo_i;
     end
\quad \text{end} \quad
endmodule
```

很简单,没什么说的。

## 四、修改译码阶段的ID模块

相关指令的功能码对照:



图 6-6 确定移动操作指令的过程

根据 op3 的不同进行 ID 模块的修改:

源代码 define.v:

| `define EXE_RES_MOVE | 3'b011      |
|----------------------|-------------|
| `define EXE_MOVZ_OP  | 8'b00001010 |
| 'define EXE_MOVN_OP  | 8'b00001011 |
| `define EXE_MFHI_OP  | 8'b00010000 |
| `define EXE_MTHI_OP  | 8'b00010001 |
| 'define EXE_MFLO_OP  | 8'b00010010 |
| 'define EXE_MTLO_OP  | 8'b00010011 |
|                      |             |
| `define EXE_MOVZ     | 6'b001010   |
| `define EXE_MOVN     | 6'b001011   |
| `define EXE_MFHI     | 6'b010000   |
| `define EXE_MTHI     | 6'b010001   |
| `define EXE_MFLO     | 6'b010010   |
| `define EXE_MTLO     | 6'b010011   |
|                      |             |

### 源代码 id.v:

`EXE\_MFHI: begin

wreg\_o <= `WriteEnable; aluop\_o <= `EXE\_MFHI\_OP;</pre>

```
alusel o <= `EXE RES MOVE;
    reg1 read o <= 1'b0;
    reg2 read o \le 1'b0;
    instvalid <= `InstValid;</pre>
    end
'EXE MFLO: begin
    wreg o <= `WriteEnable;
    aluop_o <= `EXE_MFLO_OP;</pre>
    alusel o <= `EXE RES MOVE;
    reg1 read o \le 1'b0;
    reg2 read o <= 1'b0;
    instvalid <= `InstValid;</pre>
end
'EXE MTHI: begin
    wreg_o <= `WriteDisable;</pre>
    aluop o <= `EXE MTHI OP;
    reg1 read o <= 1'b1;
    reg2 read o <= 1'b0;
    instvalid <= `InstValid;</pre>
end
`EXE_MTLO: begin
    wreg o <= `WriteDisable;
    aluop o <= `EXE MTLO OP;
    reg1\_read\_o \le 1'b1;
    reg2 read o \le 1'b0;
    instvalid <= `InstValid;</pre>
end
'EXE MOVN: begin
    aluop o <= `EXE MOVN OP;
    alusel o <= `EXE RES MOVE;
    reg1\_read\_o \le 1'b1;
    reg2 read o \le 1'b1;
    instvalid <= `InstValid;</pre>
    if (reg2_o != `ZeroWord) begin
         wreg o <= `WriteEnable;
    end else begin
         wreg o <= `WriteDisable;
    end
end
'EXE MOVZ: begin
    aluop_o <= `EXE_MOVZ_OP;</pre>
    alusel o <= `EXE RES MOVE;
    reg1\_read\_o \le 1'b1;
    reg2 read o \le 1'b1;
```

```
instvalid <= `InstValid;
if (reg2_o != `ZeroWord) begin
    wreg_o <= `WriteEnable;
end else begin
    wreg_o <= `WriteDisable;
end
end</pre>
```

值得注意的是:除了 mthi、mtlo 外的四条移动指令的运算类型 alusel\_o 都是 EXE RES MOVE。

另外,movz指令的译码过程需要读取rs和rt寄存器的值,所以reg1\_read\_o和reg2\_read\_o都是1,默认通过RegFile模块读端口1读取的寄存器地址reg1\_addr\_o的值是指令的21~25bit,正是movz指令中的rs,默认通过RegFile模块及短期地址reg2\_addr\_o的值是指令的16~20bit,正是movz指令中的rt。所以如果reg2 o为0,则wreg o为WriteEnable。

## 五. 修改执行阶段的 EX 模块

译码阶段的结果会传递到执行阶段,执行阶段据此进行计算,考虑到执行阶段需要读写 HILO 寄存器,还要解决数据相关问题,我们增加下表所示的接口:

| 序 号 | 接口名         | 宽度 (bit) | 输入/输出 | 作用                      |
|-----|-------------|----------|-------|-------------------------|
| 1   | hi_i        | 32       | 输入    | HILO 模块给出的 HI 寄存器的值     |
| 2   | lo_i        | 32       | 输入    | HILO 模块给出的 LO 寄存器的值     |
| 3   | mem_whilo_i | 1        | 输入    | 处于访存阶段的指令是否要写 HI、LO 寄存器 |
| 4   | mem_hi_i    | 32       | 输入    | 处于访存阶段的指令要写入 HI 寄存器的值   |
| 5   | mem_lo_i    | 32       | 输入    | 处于访存阶段的指令要写入 LO 寄存器的值   |
| 6   | wb_whilo_i  | 1        | 输入    | 处于回写阶段的指令是否要写 HI、LO 寄存器 |
| 7   | wb_hi_i     | 32       | 输入    | 处于回写阶段的指令要写入 HI 寄存器的值   |
| 8   | wb_lo_i     | 32       | 输入    | 处于回写阶段的指令要写入 LO 寄存器的值   |
| 9   | whilo_o     | 1        | 输出    | 执行阶段的指令是否要写 HI、LO 寄存器   |
| 10  | hi_o        | 32       | 输出    | 执行阶段的指令要写入 HI 寄存器的值     |
| 11  | lo_o        | 32       | 输出    | 执行阶段的指令要写入 LO 寄存器的值     |

表 6-2 EX 模块要增加的接口

这些接口便实现了数据前推, 避免了数据相关问题。



图 6-5 为实现移动操作指令而对 OpenMIPS 系统结构所做的修改

#### 源代码 ex.v:

```
//The value of HILO form HILO register
    input wire ['RegBus] hi i,
    input wire ['RegBus] lo i,
    //The value from WB stage
    input wire ['RegBus] wb hi i,
    input wire ['RegBus] wb lo i,
    input wire wb while i,
    //The value from MEM stagee
    input wire ['RegBus] mem hi i,
    input wire ['RegBus] mem lo i,
    input wire mem whilo i,
    //Write operation to HILO register
    output reg ['RegBus] hi o,
    output reg ['RegBus] lo_o,
    output reg while o,
//Save the result of movement calculation
    reg ['RegBus] moveres;
    reg ['RegBus] HI;
    reg ['RegBus] LO;
//Get the newest value of HILO
    always @ (*) begin
        if (rst == `RstEnable) begin
             {HI, LO} <= {`ZeroWord, `ZeroWord};
        end else if (mem whilo i == 'WriteEnable) begin
             {HI, LO} <= {mem_hi_i, mem_lo_i};
        end else if (wb whilo i == 'WriteEnable) begin
             {HI, LO} \le {wb_hi_i, wb_lo_i};
        end else begin
```

```
\{HI, LO\} \le \{hi_i, lo_i\};
        end
    end
//MOVES
    ys @(*) begin
    if (rst == `RstEnable) begin
         moveres <= `ZeroWord;
    end else begin
         case (aluop_i)
              `EXE_MFHI_OP: begin
                   moveres <= HI;
              end
              `EXE_MFLO_OP: begin
                   moveres <= LO;
              end
              'EXE MOVN OP: begin
                   moveres \le reg1 i;
              end
              `EXE_MOVZ_OP: begin
                   moveres <= reg1_i;
              end
         endcase
    \quad \text{end} \quad
end
`EXE_RES_MOVE: begin
    wdata o <= moveres;
end
always @ (*) begin
    if (rst == `RstEnable) begin
         while o <= `WriteDisable;
         hi_o <= `ZeroWord;
         lo o <= `ZeroWord;
    end else if (aluop_i == `EXE_MTHI_OP) begin
         whilo o <= `WriteEnable;
         hi_o \le reg1_i;
         lo_o <= LO;
    end else if (aluop_i == `EXE_MTLO_OP) begin
         whilo_o <= `WriteEnable;
         hi o \le HI;
         lo_o \le reg1_i;
    end else begin
```

```
whilo_o <= `WriteDisable;
hi_o <= `ZeroWord;
lo_o <= `ZeroWord;
end
end</pre>
```

# 六、修改 EX/MEM 模块

EX 模块新增加的输出接口 whilo\_o、hi\_o、lo\_o 连接到 EX/MEM 模块,需要增加下列接口:

| 序号 | 接口名       | 宽度 (bit) | 输入/输出 | 作用                    |
|----|-----------|----------|-------|-----------------------|
| 1  | ex_whilo  | 1        | 输入    | 执行阶段的指令是否要写 HI、LO 寄存器 |
| 2  | ex_hi     | 32       | 输入    | 执行阶段的指令要写入 HI 寄存器的值   |
| 3  | ex_lo     | 32       | 输入    | 执行阶段的指令要写入 LO 寄存器的值   |
| 4  | mem_whilo | 1        | 输出    | 访存阶段的指令是否要写 HI、LO 寄存器 |
| 5  | mem_hi    | 32       | 输出    | 访存阶段的指令要写入 HI 寄存器的值   |
| 6  | mem_lo    | 32       | 输出    | 访存阶段的指令要写入 LO 寄存器的值   |

表 6-3 EX/MEM 模块要增加的接口

### 源代码 ex\_mem.v

```
module ex_mem(
...
input wire ['RegBus] ex_hi,
input wire ['RegBus] ex_lo,
input wire ex_whilo,

output reg ['RegBus] mem_hi,
output reg ['RegBus] mem_lo,
output reg mem_whilo
);

always @(posedge clk) begin
if (rst == 'RstEnable) begin
...
mem_hi <= 'ZeroWord;
mem_lo <= 'ZeroWord;
mem_whilo <= 'WriteDisable;
end begin
...
```

```
mem_hi <= ex_hi;
mem_lo <= ex_lo;
mem_whilo <= ex_whilo;
end
end
end
endmodule
很简单没什么说的。
```

## 七、修改访存阶段的 MEM 模块

将 MEM 模块新增加的输出接口 mem\_hi, mem\_lo, mem\_whilo 连接到访存阶段的 MEM 模块, 需要给 MEM 模块增加如下表所示的接口:

| 序号 | 接口名     | 宽度 (bit) | 输入/输出 | 作用                      |
|----|---------|----------|-------|-------------------------|
| 1  | whilo_i | 1        | 输入    | 访存阶段的指令是否要写 HI、LO 寄存器   |
| 2  | hi_i    | 32       | 输入    | 访存阶段的指令要写入 HI 寄存器的值     |
| 3  | lo_i    | 32       | 输入    | 访存阶段的指令要写入 LO 寄存器的值     |
| 4  | whilo_o | 1        | 输出    | 访存阶段的指令最终是否要写 HI、LO 寄存器 |
| 5  | hi_o    | 32       | 输出    | 访存阶段的指令最终要写入 HI 寄存器的值   |
| 6  | lo_o    | 32       | 输出    | 访存阶段的指令最终要写入 LO 寄存器的值   |

表 6-4 MEM 模块要增加的接口

### 源代码 mem.v

```
module mem(
input wire whilo_i,
input wire ['RegBus] hi_i,
input wire ['RegBus] lo_i,

output reg whilo_o,
output reg ['RegBus] hi_o,
output reg ['RegBus] lo_o
);

always @(*) begin
if (rst == 'RstEnable) begin
...
whilo_o <= 'WriteDisable;
hi_o <= 'ZeroWord;
lo_o <= 'ZeroWord;
end else begin
```

# 八、修改 MEM/WB 模块

该模块需要将 MEM 模块新增的输出接口 whilo\_o,hi\_o,lo\_o 连接到自身,需要添加如下表所示的接口:

| 序 | 号 | 接口名       | 宽度 (bit) | 输入/输出 | 作用                    |
|---|---|-----------|----------|-------|-----------------------|
| 1 |   | mem_whilo | 1        | 输入    | 访存阶段的指令是否要写 HI、LO 寄存器 |
| 2 |   | mem_hi    | 32       | 输入    | 访存阶段的指令要写入 HI 寄存器的值   |
| 3 |   | mem_lo    | 32       | 输入    | 访存阶段的指令要写入 LO 寄存器的值   |
| 4 |   | wb_whilo  | 1        | 输出    | 回写阶段的指令是否要写 HI、LO 寄存器 |
| 5 |   | wb_hi     | 32       | 输出    | 回写阶段的指令要写入 HI 寄存器的值   |
| 6 |   | wb_lo     | 32       | 输出    | 回写阶段的指令要写入 LO 寄存器的值   |

表 6-5 MEM/WB 模块要增加的接口

### 源代码 mem\_wb:

```
module mem_wb(
    input wire [`RegBus] mem_hi,
    input wire [`RegBus] mem_lo,
    input wire mem_whilo,

output reg [`RegBus] wb_hi,
    output reg [`RegBus] wb_lo,
    output reg wb_whilo
);

always @(posedge clk) begin
    if (rst == `RstEnable) begin
    ...
    wb_hi <= `ZeroWord;
    wb lo <= `ZeroWord;
```

```
wb_whilo <= `WriteDisable;
end else begin
...
wb_hi <= mem_hi;
wb_lo <= mem_lo;
wb_whilo <= mem_whilo;
end
end
end
end
end
endmodule
```

## 九、修改 OpenMIPS 顶层模块

我们在 EX、EX/MEM、MEM、MEM/WB 模块中添加了许多接口, 又增加了新的 hilo\_reg 模块, 我们需要在 OpenMIPS 模块中例化, 例化虽然简单, 但是变量太多, 容易弄混, 具体代码如下:

```
wire ['RegBus] ex_hi_o;
wire ['RegBus] ex lo o;
wire ex_whilo_o;
wire ['RegBus] mem hi i;
wire ['RegBus] mem_lo_i;
wire mem whilo i;
wire ['RegBus] mem hi o;
wire ['RegBus] mem_lo_o;
wire mem_whilo_o;
wire ['RegBus] wb_hi_i;
wire ['RegBus] wb lo i;
wire wb_whilo_i;
wire ['RegBus] hi;
wire ['RegBus] lo;
ex ex0(
    .hi(hi),
    .lo(lo),
     . . .
```

```
.wb whjilo i(wb whilo i),
    .wb_hi_i(wb_hi_i),
    .wb_lo_i(wb_lo_i),
    .mem_whilo_i(mem_whilo_o),
    .mem_hi_i(mem_hi_o),
    .mem lo i(mem lo o),
    .whilo_o(ex_whilo_o),
    .hi_o(ex_hi_o),
    .lo_o(ex_lo_o)
);
ex_mem ex_mem0(
    .ex_whilo(ex_whilo_o),
    .ex_hi(ex_hi_o),
    .ex_lo(ex_lo_o),
    .mem_whilo(mem_whilo_i),
    .mem_hi(mem_hi_i),
    .mem_lo(mem_lo_i)
);
mem mem0(
    .whilo_i(mem_whilo_i),
    .hi i(mem hi i),
    .lo_i(mem_lo_i),
    .whilo_o(mem_whilo_o),
    .hi_o(mem_hi_o),
    .lo_o(mem_lo_o)
);
mem_wb mem_wb0(
    .mem_whilo(mem_whilo_o),
    .mem hi(mem hi o),
    .mem_lo(mem_lo_o),
    .wb_whilo(wb_whilo_i),
    .wb_hi(wb_hi_i),
    .wb lo(wb lo i)
```

```
hilo_reg hilo_reg0(
.clk(clk),
.rst(rst),
//Input
.we(wb_whilo_i),
.hi_i(wb_hi_i),
.lo_i(wb_lo_i),
//Output
.hi_o(hi),
.lo_o(lo)
);
```

### 十、测试程序

```
测试程序如下:
```

```
.org 0x0
   .set noat
    .global _start
_start:
   lui $1,0x0000
                             \# \$1 = 0x00000000
   lui $2,0xffff
                             \# $2 = 0xffff0000
                             # \$3 = 0x05050000
   lui $3,0x0505
   lui $4,0x0000
                             \# $4 = 0x00000000
   movz $4,$2,$1
                              # $4 = 0xffff0000
   movn $4,$3,$1
                              # $4 = 0xffff0000
                              # \$4 = 0x05050000
   movn $4,$3,$2
   movz $4,$2,$3
                              \# $4 = 0x05050000
   mthi $0
                               # hi = 0x00000000
   mthi $2
                               \# hi = 0xffff0000
   mthi $3
                               \# \text{ hi} = 0 \times 05050000
   mfhi $4
                               \# $4 = 0x05050000
   mtlo $3
                               # 10 = 0x05050000
   mtlo $2
                               \# lo = 0xffff0000
   mtlo $1
                               \# 1o = 0x00000000
   mflo $4
                               \# \$4 = 0x00000000
```

#### 仿真结果如下:



## 十一、总结

至此,我们已经完成了基于五级流水 CPU 的近二十条指令了,我们发现只需要在原有框架上进行增加即可,因此一开始的框架非常重要。MIPS 指令集巧妙的将 32 位的指令分为 op、op2、op3、op4 进行判断,巧妙利用分支语句将其分类。在使用 Forwarding 技术时,在每个模块上增加接口以解决数据相关问题。

在一开始的编码中,会有各种各样的问题,比如语法不熟悉,变量太多记不住,记混淆了,接口不知道该怎么命名,该怎么连接和传值,逻辑结构该怎么设计……但是做完了十几条指令后,发现编码并不是最重要的,重要的是 OpenMIPS 的系统结构图,就是那一根根线连起来的电路图,我们所有的代码都是基于那张图来写的,如果你足够熟练,可以照着那张图完成全部的编码。在本章,最重要的一张图如下:



图 6-5 为实现移动操作指令而对 OpenMIPS 系统结构所做的修改

俗话说,万事开头难,当我们理解了其中的原理后,便能得心应手了。 下一章我们还要增加二十几条指令,代码量会越来越大,但是熟练之后,反而没有那么 大了。